z-logo
open-access-imgOpen Access
HRA-MPSoC: Arquitetura Hierarquicamente Reconfigurável de Sistemas Multiprocessados em Chip
Author(s) -
Alexandre Marques Amaral,
Carlos Augusto Paiva da Silva Martins
Publication year - 2007
Language(s) - Portuguese
Resource type - Conference proceedings
DOI - 10.5753/wscad.2007.18762
Subject(s) - mpsoc , computer science , humanities , embedded system , operating system , physics , system on a chip , art
Nos últimos anos, os sistemas computacionais embutidos (SCE) têm evoluído bastante. Além disso, a diversidade de requisitos das aplicações estimula o projeto e desenvolvimento de uma grande variedade de SCEs. Entretanto, os SCEs convencionais normalmente não suportam adequação, considerando as mudanças dinâmicas da carga de trabalho e ou dos requisitos. O objetivo deste artigo é apresentar uma arquitetura hierarquicamente reconfigurável de sistemas multiprocessados em chip (HRA-MPSoC). A HRAMPSoC é reconfigurável, em suas diferentes camadas, para adequar a arquitetura e ou a implementação dos SCEs às variações dos requisitos e da carga de trabalho da aplicação. Resultados de desempenho, flexibilidade e escalabilidade verificam as vantagens da HRA-MPSoC no projeto de SoCs e MPSoCs, caracterizando-a como a principal contribuição.

The content you want is available to Zendy users.

Already have an account? Click here to sign in.
Having issues? You can contact us here