z-logo
open-access-imgOpen Access
Projeto de um Processador de Rede Intra-Chip para Controle de Comunicação entre Múltiplos Cores
Author(s) -
Henrique C. Freitas,
Flávio Rech Wagner,
Philippe O. A. Navaux,
Carlos Augusto Paiva da Silva Martins
Publication year - 2006
Language(s) - Portuguese
Resource type - Conference proceedings
DOI - 10.5753/wscad.2006.18940
Subject(s) - physics , humanities , art
O projeto de processadores com arquiteturas multicore é a atual alternativa para o aumento de desempenho demandado pelo grande volume de processamento de informação. Estes projetos levam à necessidade da definição de mecanismos eficientes de comunicação entre os núcleos do chip. Neste artigo é apresentado o projeto de um processador de rede intra-chip responsável por gerenciar e controlar a comunicação entre os múltiplos núcleos do chip. Para análise do desempenho do processador de rede foi utilizada a linguagem ArchC, que permitiu a simulação do comportamento da arquitetura com precisão de ciclos. Na conclusão verificou-se, através dos experimentos, que a nova arquitetura apresenta um ganho de desempenho relação aos processadores R2NP e IXP1200, devido à organização interna e do controle dos periféricos responsáveis por estabelecer a comunicação.

The content you want is available to Zendy users.

Already have an account? Click here to sign in.
Having issues? You can contact us here
Accelerating Research

Address

John Eccles House
Robert Robinson Avenue,
Oxford Science Park, Oxford
OX4 4GP, United Kingdom